# Lucrarea 2: Ceas digital + Facilităti avansate în TINA

### **Scopul lucrării:** Lucrarea urmăreste:

- prezentării modului de folosire a numărătoarelor asincrone pentru realizarea unui ceas electronic cu secunde, minute, ore;
- prezentarea unor facilități avansate oferite de TINA:
  - o Generarea și utilizarea unui circuit de tip Macro;
  - Utilizarea magistralelor în scopul asigurării unei vizibilități mai bune în cazul schemelor complexe.

# I. Proiectarea divizoarelor de frecventă cu factor fix

De cele mai multe ori, realizarea divizoarelor de frecvență cu factor fix se bazează pe utilizarea numărătoarelor asincrone.

În procesul de proiectare a divizoarelor de frecvență cu factor fix, trebuie parcurse următoarele etape:

- alegerea numărătorului trebuie să îndeplinească condiția: k < 2  $^{\textit{N}}$ , unde n reprezintă numărul de bistabili ai numărătorului binar.
- împărtirea stărilor numărătorului în două categorii:
  - stări permise (stările de la 0 la k-1) pe durata acestor stări funcţia de ştergere nu trebuie activată;
  - stări nepermise (stările mai mari decât  ${\bf k}$ ) pe durata acestor stări funcția de ștergere trebuie activată.
- proiectarea un CLC care primeşte la intrare starea numărătorului şi generează la ieşire un semnal de comandă a intrării de reset a numărătorului binar.

Modul de proiectare al acestor divizoare a studiat în laboratorul anterior.



Fig. 1: Utilizarea circuitului 7493 pentru implementarea divizoarelor de frecvență cu factor fix.

# II. Proiectarea unui ceas electronic

#### ♦ Proiectarea schemei bloc a ceasului electronic

Realizarea unui ceas electronic nu este altceva decât legarea în serie (unul după altul) a unor divizoare de frecventă convenabil alese.

În functie de precizia dorită a ceasului, frecvența semnalului de intrare poate fi:

- 1Hz (perioada semnalului de intrare este de o secundă)
- 10Hz (perioada semnalului de intrare este de o zecime de secundă)
- 100Hz (perioada semnalului de intrare este de o sutime de secundă)
- 1kHz (perioada semnalului de intrare este de o milisecundă)

În cazul nostru considerăm că semnalul de intrare are frecvența de 1Hz. Schema bloc de principiu este prezentată în figura 2.



Fig. 2: Schema bloc de principiu pentru un ceas electronic

# ♦Proiectarea divizorului de frecvență cu factorul K=60

Rolul blocului de divizare cu factorul K=60 este următorul:

- este folosit pentru comanda pozitiei de secunde si a pozitiei de minute;
- evoluează de la 00 la 59;
- poate fi realizat cu 2 circuite 7493 configurate în mod convenabil (așa cum se arată în figura 3);



Fig. 3: Modul de implementare a divizorului de frecvență cu factorul K=60

# ♦ Proiectarea divizorului de frecvență cu factorul K=24

Rolul blocului de divizare cu factorul K=60 este următorul:

- o este folosit pentru comanda poziției de ore;
- evoluează de la 00 la 23;
- poate fi realizat cu 2 circuite 7490 configurate în mod convenabil (așa cum se arată în figura 3);
- $\circ~$  se generează comandă de RESET pentru ambele circuite atunci când avem numărul 24;





Fig. 4: Modul de implementare a divizorului de frecvență cu factorul K=24

# ♦ Proiectarea schemei finale a ceasului electronic

Pornind de la schema bloc din figura 2 și ținând cont de schemele obținute pentru divizoarele de frecvență cu 60 (vezi figura 3), respectiv pentru divizorul cu 24 (vezi figura 4), se obține schema finală a ceasului electronic (vezi figura 5).



Fig.5. Schema electrică finală a ceasului electronic;

Schema din figura 5 poate fi redesenată, în sensul reducerii complexității, folosind o serie de facilității oferite de TINA: conceptul Macro și conceptul de Bus. Modul de lucru cu aceste concepte este prezentat în cele ce urmează.

# III. Facilități avansate in TINA (Bus, Macro)

#### III.1. Utilizarea magistralelor (Bus)

Principalele aspecte legate de magistrale sunt prezentate mai jos:

- prin magistrală (bus) este referit un grup de fire pe care circulă informație digitală ce are aceiași semnificație, spre exemplu semnificație de adresă;
- magistralele sunt folosite pentru interconectarea componentelor dintr-un sistem digital de complexitate mai mare;
- mărimea magistralei este dată de numărul de fire (numărul de biți);
- utilizarea magistralelor în desenarea schemelor logice prezintă avantajul că generează scheme finale mai aerisite, mai vizibile și mai ușor de interpretat decât în cazul desenării tuturor firelor dintr-o magistrală;
- pentru utilizarea magistralelor se folosesc instrucțiuni speciale, sunt reprezentate cu linii mai groase și trebuie să aibe nume proprii unice;

În TINA, utilizarea unei magistrale presupune parcurgerea următoarelor etape:

- Din meniul *Insert*, se alege opțiunea *Bus*, iar apoi se desenează traseul ce trebuie urmat de respectiva magistrală (traseul se desenează similar ca în cazul instrucțiunii *Wire*);
- După trasare, se face dublu click pe magistrală și apare o fereastră în care trebuie specificate proprietățile magistralei:
  - În câmpul ID, se trece denumirea magistralei;

- Opțiunea Show ID este folosită dacă dorim ca numele magistralei să apară în schema logică;
- Pentru denumirea magistralei sunt două posibilităti:
  - Fiecare fir are nume propriu, spre exemplu: A, B, C, D;
  - Magistrala are un singur nume iar diferențierea se face prin index, spre exemplu: mag\_test[0-7];
- Foarte adesea apare nevoia de a conecta un fir separat (Wire) la un fir ce face parte dintro magistrală. Pentru aceasta, după ce firul este conectat la magistrală, se face dublu click pe fir și în câmpul ID, trebuie aleasă o componentă ce aparține magistralei;

Pentru schema din figura 5, conceptul de Bus poate fi folosit pentru conectarea cifrelor din blocul de afișare la divizoarele de frecvență corespunzătoare. Așadar, putem folosi 6 magistrale pe 4 biți.

# III.2. Utilizarea conceptului de Macro

O altă facilitate oferită de TINA este foarte utilă în proiectarea modulară a schemelor de complexitate mare, este conceptul de macro circuit, pe scurt *Macro*.

De regulă, într-un *Macro* se introduc părți de circuit care se repetă de mai multe ori în interiorul sistemului digital. Aceste porțiuni se desenează o singură dată, sunt salvate sub forma unui macro și apoi pot fi apelate ori de câte ori este necesar (ca și cum ar fi o componentă de sine stătătoare).

Într-un *Macro* se pot introduce mai multe modalități de descriere a circuitului electronic: schemă logică, descriere în limbaj SPICE, descriere in limbaj VHDL, etc. În lucrarea de față se prezintă doar generarea unui macro ce contine schemă logică.

Pentru generarea unui Macro se procedează astfel:

- Se deschide o filă nouă în TINA;
- Se desenează schema circuitului ce trebuie prins în Macro:
- Atenție! Intrările și ieșirile din Macro se fac prin intermediul unor conectori speciali ce trebuie luați din tab-ul Special, simbolul Macro\_Pin;



- După desenarea schemei se trece la generarea Macro-ului:
  - Din meniul *Tools*, se alege opțiunea *New Macro Wizard*, iar apoi se aleg opțiunile din figura de mai jos:



 Se generează simbolul Macro-ului, folosind autogenerarea, dup care se apasă Next;



- In final mai apare o fereastră în care se precizează calea în care este salvat Macro-ul.
- Pentru aducerea unui *Macro*, deja generat, se procedează astfel: din meniul *Insert*, se alege *Macro*, iar apoi se precizează calea unde a fost salvat *Macro*-ul. DE aici se alege Macro-ul dorit și se plasează în schemă;
- Macro-ul se interconectează ca orice componentă de sine stătătoare;

Pentru schema din figura 5, conceptul de *Macro* poate fi folosit astfel:

- un Macro, pentru implementarea divizorului de frecvență cu 60;
- un Macro, pentru implementarea divizorului de frecvență cu 24;

# IV. Desfăsurarea lucrării

# IV.1. Testarea divizorului de frecvență cu 60 (pentru poziția secundelor și a secundelor);

Se cere verificarea, prin simulare interactivă, a divizorului cu factorul K=60, a cărui schemă este prezentată în figura 3;

# IV.2. Realizarea unui circuit de tip Macro pentru divizorul de frecventă cu 60 (Div 60)

Din analiza schemei din figura 5 se observă că pentru secunde (*Circuit A*) și pentru minute (*Circuit B*) folosim scheme logice identice (schemde divizare cu 60). Pentru acest caz, este utilă generarea unui *Macro* care să conțină schema din *Circuit A* și apoi să folosim acest *Macro* pe pozițiile A și B.

**Obs:** Înainte de realizarea unui Macro, schema logică trebuie supusă unui proces de pregătire. Spre exemplu, pentru divizorul de frecvență cu 60 (vezi figura 3) trebuie parcurse următoarele etape:

- eliminarea celor două afisaje;
- eliminarea celor două Voltage Pin-uri;
- la toate intrările și la toate iesirile din macro, trebuie aduse conexiuni de tip Macro Pin;
- repetorul U4 este necesar pentru a face distincție între ieșirea Z2 și ieșirea F\_out;

În urma acestui proces de pregătire, schema ce urmează a fi împachetată în Macro arată ca în figura 6;



Fig.6. Schema electrică a divizorului cu 60 pregătită pentru implementare cu Macro;

Atentie: Se constată că circuitul Maro are următoarele intrări/iesiri:

- Intrare pentru preluarea semnalului de la generatorul de semnal;
- Ieșire BCD (pe 4 biți) pentru fiecare numărător din divizor
- Ieșire de divizare cu 60 pentru comanda intrării de numărare a Maro-ului următor. Aici este necesar să adăugati un buffer între iesirea de la numărător și iesirea din Macro.

#### IV.3. Testarea circuitului Macro folosit pentru implementarea divizorului cu 60, (Div 60)

După realizarea Maco-ului *Div\_60*, se realizează un circuit simplu pentru testarea acestuia. Pentru aceasta, se parcurg următoarele etape:

- Se aduce un Macro de tip Div 60 (circuit Macro ce a fost realizat în pasul anterior);
- La intrarea Macro de tip *Div\_60* se adaugă un generator de tip Clock2;

- Se adaugă două componente de tip HexDisplay;
- Se conectează cele două afișaje la ieșirile din circuitul Macro, folosind magistrale pe 4 biţi;
- Printr-o analiză interactivă se urmăresc stările prin care trece circuitul;

## IV.4. Testarea divizorului de frecvență cu 24 (pentru poziția orelor);

Se cere verificarea, prin simulare interactivă, a divizorului cu factorul K=24, a cărui schemă este prezentată în figura 4;

# IV.5. Realizarea unui circuit de tip Macro pentru divizorul de frecvență cu 24

Folosind modul de lucru de la Macro-ul anterior (cel de divizare cu 60), se cere realizarea unui Macro pentru divizorul de frecvență cu 24.

Pentru acest Macro, schema de pornire este cea din figura 4.

Atenție: Circuitul Maro trebuie să aibă:

- Intrare pentru preluarea semnalului de la Macroul anterior;
- Iesire BCD (pe 4 biti) pentru fiecare numărător din divizor;

### IV.6. Testarea circuitului Macro folosit pentru implementarea divizorului cu 24, (Div\_24)

După realizarea Maco-ului *Div\_24*, se realizează un circuit simplu pentru testarea acestuia. Pentru aceasta, se parcurg aceleasi etapele cu cele folosite în testarea circuitului *Div\_60*.

### IV.7. Reproiectarea schemei ceasului digital folosind circuite Macro si conexiuni de tip Bus;

Se cere redesenarea schemei din figura 5 folosind circuite de tip Macro și conexiuni realizate prin magistrale.

Se parcurg următoarele etape:

- Se conectează în serie circuite de tip Macro, generate si testate anterior, după cum urmează:
  - Primul Macro este de tip Div\_60;
  - Al doilea Macro este de tip Div\_60;
  - Al treilea *Macro* este de tip *Div\_24*;
- Se adaugă un generator de semnal la intrare primului Macro;
- Se adaugă câte o componentă de tip HexDisplay pe fiecare ieșire BCD din Macro -uri;
- Se adaugă magistrale pe 4 biţi pentru realizarea conexiunilor dintre ieşirile Macro şi afişaje;
- Se realizează o analiză interactivă, folosind un generator de semnal de frecvență mare (pentru a reuși să vedem schimbarea stărilor la pozițiile de ore);



Fig.7. Schema electrică a ceasului electronic, folosind conceptul de Macro;

### Anexă: Exemple de numărătoare asincrone implementate în circuite integrate comerciale

# ♦ Circuitul **74 LS 93** - numărător binar asincron pe 4 biţi

- Intrarea de numărare este activă pe tranziția negativă a semnalului de ceas.
- Este organizat în două secțiuni: prima realizează o divizare cu 2 a frecvenței semnalului de intrare, iar a doua o divizare cu 8.
- Un numărător binar pe 4 biţi, cu intrarea pe CP0, se obţine prin realizarea unei conexiuni externe între Q0 şi CP1.
- Stergerea numărătorului se execută asincron prin MR1 = MR2 = 1.



Fig. A1. Circuitul 74LS93: schemă logică, simbol, pinout

# ♦ Circuitul **74 LS 90** - numărător BCD asincron

- Circuitul este activ pe tranziția negativă a semnalului de ceas.
- Este organizat în două secțiuni: prima realizează o divizare cu 2 a frecvenței semnalului de intrare, iar a doua o divizare cu 5.
- Un numărător BCD, cu intrarea pe *CP0*, se obţine prin realizarea unei conexiuni externe între *Q0* și *CP1*.
- Stergerea numărătorului se execută în mod asincron prin MR1 = MR2 =1.
- Prin MS1 = MS2 =1, în numărător se încarcă în mod asincron constanta 9.



Fig. A2. Circuitul 74LS90: simbol, pinout